你的位置:首頁(yè) > RF/微波 > 正文

多電源IC的上電時(shí)序控制你搞明白了么?

發(fā)布時(shí)間:2022-11-28 來(lái)源:亞德諾半導體 責任編輯:lina

【導讀】人們常常想當然地為PCB的電路上電,殊不知這可能造成破壞以及有損或無(wú)損閂鎖狀況。這些問(wèn)題可能并不突出,直到量產(chǎn)開(kāi)始,器件和設計的容差接受檢驗時(shí)才被發(fā)現,但為時(shí)已晚,項目和產(chǎn)品的時(shí)間及交貨將會(huì )受到極大影響,成本大幅攀升。為了解決這一階段中發(fā)現的錯誤,將需要進(jìn)行大量修改,包括PCB布局變更、設計更改和額外的異?,F象等。


隨著(zhù)集成電路時(shí)代的到來(lái),許多功能模塊被集成到一個(gè)IC中,因而需要利用多個(gè)電源為這些模塊供電。這些電源的電壓有時(shí)候相同,但更多時(shí)候是不同的。市場(chǎng)上的片上系統(SoC) IC越來(lái)越多,這就產(chǎn)生了對電源進(jìn)行時(shí)序控制和管理的需求。


ADI公司的數據手冊通常會(huì )提供足夠的信息,指導設計工程師針對各IC設計正確的上電序列。然而,某些IC明確要求定義恰當的上電序列。對于A(yíng)DI公司的許多IC,情況都是如此。在使用多個(gè)電源的IC中,如轉換器(包括模數轉換器ADC和數模轉換器DAC)、數字信號處理器(DSP)、音頻/視頻、射頻及許多其它混合信號IC中,這一要求相當常見(jiàn)。本質(zhì)上,包含某種帶數字引擎的模擬輸入/輸出的IC都屬于這一類(lèi),可能需要特定的電源時(shí)序控制。這些IC可能有獨立的模擬電源和數字電源,某些甚至還有數字輸入/輸出電源,詳情請參閱下文討論的具體示例。


本應用筆記討論設計工程師在新設計中必須考慮的某些更微妙的電源問(wèn)題,特別是當IC需要多個(gè)不同的電源時(shí)。目前,一些較常用的電源電壓是:+1.8V、+2.0V、+2.5V、+3.3V、+5V、?5V、+12V和?12V。


PULSAR ADC示例——絕對最大額定值


ADI公司的所有數據手冊都含有“絕對最大額定值”(AMR)部分,它說(shuō)明為避免造成破壞,對引腳或器件可以施加的最大電壓、電流或溫度。


AD7654PulSAR 16位ADC是采用三個(gè)(或更多)獨立電源的混合信號ADC的范例。這些ADC需要數字電源(DVDD)、模擬電源(AVDD)和數字輸入/輸出電源(OVDD)。它們是ADC,用于將模擬信號轉換成數字代碼,因此需要一個(gè)模擬內核來(lái)處理傳入的模擬輸入。數字內核負責處理位判斷過(guò)程和控制邏輯。I/O內核用于設置數字輸出的電平,以便與主機邏輯接口(電平轉換)。ADC的電源規格可以在相應數據手冊的“絕對最大額定值”部分找到。表1摘自AD7654 (Rev. B)數據手冊的“絕對最大額定值”部分。


多電源IC的上電時(shí)序控制你搞明白了么?

表1. AD7654的絕對最大額定值(Rev. B)


注意,表1中所有三個(gè)電源的范圍都是?0.3V至+7V。相對于DVDD和OVDD,AVDD的范圍是+7V至?7V,這就確認了AVDD和DVDD無(wú)論哪一個(gè)先上電都是可行的。此外,AVDD和OVDD無(wú)論哪一個(gè)先上電也是可行的。然而,DVDD與OVDD之間存在限制。技術(shù)規格規定,OVDD最多只能比DVDD高0.3V,因此DVDD必須在OVDD之前或與之同時(shí)上電。如果OVDD先上電(假設5V),則DVDD在上電時(shí)比OVDD低5V,這不符合“絕對最大額定值”要求,可能會(huì )損壞器件。


模擬輸入INAx、INBx、REFx、INxN和REFGND的限制是:這些輸入不得超過(guò)AVDD +0.3V或AGND ?0.3V。這說(shuō)明,如果模擬信號或基準電壓源先于A(yíng)VDD存在,則模擬內核很可能會(huì )上電到閂鎖狀態(tài)。這通常是一種無(wú)損狀況,但流經(jīng)AVDD的電流很容易逐步升至標稱(chēng)電流的10倍,導致ADC變得相當熱。這種情況下,內部靜電放電(ESD)二極管變?yōu)檎?,進(jìn)而使模擬電源上電。為解決這個(gè)問(wèn)題,輸入和/或基準電壓源在A(yíng)DC上電時(shí)應處于未上電或未連接狀態(tài)。


同樣,數字輸入電壓范圍為?0.3V至DVDD +0.3V。這說(shuō)明,數字輸入必須小于DVDD +0.3V。因此,在上電時(shí),DVDD必須先于微處理器/邏輯接口電路或與之同時(shí)上電。與上述模擬內核情況相似,這些引腳上的ESD二極管也可能變?yōu)檎?,使數字內核上電到未知狀態(tài)。


AD7621、AD7622、AD7623、AD7641和AD7643等PulSAR ADC速度更快,是該系列的新型器件,采用更低的2.5V電源(AD7654則采用5V電源)。AD7621和AD7623具有明確規定的上電序列。表2摘自AD7621 (Rev.0)數據手冊的“絕對最大額定值”部分。


多電源IC的上電時(shí)序控制你搞明白了么?

表2. AD7621的絕對最大額定值(Rev. 0)


同樣,OVDD與DVDD之間存在限制?!敖^對最大額定值”規定:OVDD必須小于或等于DVDD+0.3V,而DVDD則必須小于2.3V。一旦DVDD在上電期間達到2.3V,該限制便不再適用。如果不遵守該限制,AD7621(和AD7623)可能會(huì )受損(見(jiàn)圖1)。


多電源IC的上電時(shí)序控制你搞明白了么?

圖1. 可能的上電/關(guān)斷序列—AD7621 (Rev. 0)


因此,一般上電序列可能是這樣的:AVDD、DVDD、OVDD、VREF。但是,每個(gè)應用都不一樣,需要具體分析。注意,器件關(guān)斷與器件上電同樣重要,切記遵守同樣的規格要求。圖1所示為AD7621的典型上電/關(guān)斷序列。


對于這些ADC,模擬輸入和基準電壓源的情況與上文所述相同。對任何模擬輸入引腳施加電壓都可能導致ESD二極管變?yōu)檎?,從而使模擬內核上電到未知狀態(tài)。


這些ADC的數字輸入和輸出略有不同,因為這些器件應支持5 V數字輸入。這些ADC是AD7654的速度升級版本,數字輸入和輸出均與OVDD電源相關(guān),因為它能支持更高的3.3V電壓。注意:數字輸入限制為5.5V,而AD7654則為DVDD+0.3V。


Σ-Δ型ADC示例


AD7794 Σ-Δ型24位ADC是另一個(gè)很好的例子。表3摘自AD7794 (Rev. D)數據手冊的“絕對最大額定值”部分。


多電源IC的上電時(shí)序控制你搞明白了么?

表3. AD7794的絕對最大額定值(Rev. D)


該ADC的問(wèn)題與基準電壓有關(guān),它必須小于A(yíng)VDD + 0.3 V。因此,AVDD必須先于基準電壓或與之同時(shí)上電。


電源時(shí)序控制器


ADI公司提供許多電源時(shí)序控制器件。一般而言,其工作原理是:當第一個(gè)調節器的輸出電壓達到預設閾值時(shí),就會(huì )開(kāi)始一段時(shí)間延遲,延遲結束后才會(huì )使能后續調節器上電。關(guān)斷期間的程序與此相似。時(shí)序控制器也可以用于控制電源良好信號等邏輯信號的時(shí)序,例如:對器件或微處理器施加一個(gè)復位信號,或者簡(jiǎn)單地指示所有電源均有效。


建議


如今大部分要求高速和低功耗的電路PCB上都需要多個(gè)電源,例如:+1.8V、+2.0V、+2.5V、+3.3V、+5V、?5V、+12V和?12V。為PCB上的這些電源供電并不是一件輕而易舉的事情。必須仔細分析,設計一個(gè)正確可靠的上電和關(guān)斷序列。采用分立設計變得越來(lái)越困難,解決之道就是采用電源時(shí)序控制IC,只要改變一下代碼就能改變上電順序,而不用變更PCB布局布線(xiàn)。

(來(lái)源:亞德諾半導體)


免責聲明:本文為轉載文章,轉載此文目的在于傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問(wèn)題,請聯(lián)系小編進(jìn)行處理。


推薦閱讀:

利用先進(jìn)的電源管理技術(shù)滿(mǎn)足5G通信和數據中心應用需求

談?wù)劅衢T(mén)的氧化鎵

RS瑞森半導體低壓MOS在小家電的應用

單電源產(chǎn)生多輸系統反激式電源為何是最佳

與微控制器完全隔離地控制輸出模塊



特別推薦
技術(shù)文章更多>>
技術(shù)白皮書(shū)下載更多>>
熱門(mén)搜索
?

關(guān)閉

?

關(guān)閉

久久无码人妻精品一区二区三区_精品少妇人妻av无码中文字幕_98精品国产高清在线看入口_92精品国产自产在线观看481页